1、先实现一位全加器
2、使用刚设计的全加器设计
3、设置顶层文件(顶层文件为 ad蟠校盯昂der8.vhd),选好实验室对应的芯片(如 Cyclone - EP1C12Q240C8 ),设置好相应引脚,最后进行编译,编译完成后,连接实验箱进行检验。
4、原理图
5、实验效果
6、实际上 ,通过原理图来看,ci 与 m 信号实际上是相同的信号。所以,最终实现是
1、先实现一位全加器
2、使用刚设计的全加器设计
3、设置顶层文件(顶层文件为 ad蟠校盯昂der8.vhd),选好实验室对应的芯片(如 Cyclone - EP1C12Q240C8 ),设置好相应引脚,最后进行编译,编译完成后,连接实验箱进行检验。
4、原理图
5、实验效果
6、实际上 ,通过原理图来看,ci 与 m 信号实际上是相同的信号。所以,最终实现是